IEEE1394関連製品紹介

更新 : 2004.1.23

製品名 詳細 備考
IEEE1394.a評価キット
ML-II PCI
・IEEE1394-2000対応
・100M,200M,400Mの転送速度
・LINKチップにTI社TSB12LV32(誤記訂正)を使用
・PHYチップにTI社TSB41AB3(TSB41LV03Aも指定可)を搭載
・データ用メモリに市販144pinSODIMM-SDRAMを採用(128M)
・FPGAにXilinx社XCV300-5BG432Cを採用
・ML-IIのソフトが動作します。(ML-IIIで動作検証済)
発売中。

写真集
IEEE1394.a評価キット
ML-III
IPMate-PCI-VX2-001をベースに
 IPMate Daughter-Card
 IEEE1394.a GPLynx+PHY-TIを実装。

  LINKチップにTI社
TSB12LV32(誤記訂正)
  PHYチップにTI社TSB41AB3(TSB41LV03Aも指定可)を搭載
100M,200M,400Mの転送速度
・Isochronousデータ用に128MbyteSDRAM(SODIMM)
・PCI32インタフェース(PCI64まで拡張可能)(3.3Vです。)
・PCIの代わりにExternal Connector(100pin X 2 + 64pin X2)を利用することによりEmbedded評価にも利用可能。
・FPGAにXilinx社Virtex-II搭載。
・Daughter-Cardの差し替えで、今後、
 FFM-LINK+PHYや、
 IEEE1394.bにも対応予定。
・IEEE1394以外のアプリケーションにも使い回せます。
・Daughter-Cardは他のIPMate-Baseシリーズのボードでも使えます。
ハードウェアデバッグ完了。
現在有限会社スペースソフトにてドライバの開発中。

注文受付可能
(FPGAの在庫がないと入手に時間がかかるため、事前注文いただけると、いち早く納品可能です。)

納品開始時期:平成15年1月〜2月


PCIが3.3Vであることと、Daughter-Card部が張り出すため、弊社セットアップのオープンラックタイプのパソコンとセットでご購入されることをお勧めします。(相性の心配もなく、電源を入れればすぐ使えます。)

(注意)
5Vスロットに実装すると壊れます。

デバッグ時の写真です。
IEEE1394.a評価キット
ML-II
・IEEE1394-1995,IEEE1394.a対応
・100M,200M,400Mの転送速度
・LINKチップにTI社TSB12LV32(誤記訂正)を使用
・PHYチップにTI社TSB41LV03A(誤記訂正)を使用
・Isochronousデータ用に大規模DPRAM実装
・ISA/PC104インタフェース装備
・Isochronousデータ外部インタフェースコネクタ実装可能
・ALTERA社EP10K100PC503-3を実装

データシート

注文受付中!!


(本商品は有限会社スペースソフトとの共同開発製品です。)
ML-U
IEEE1394.aケーブルレピータ
MLRep-P2
・IEEE1394-1995,IEEE1394.a対応
・2ポートケーブルレピータ
・ケーブルパワー給電
・小型・軽量
  サイズ:61(L)x30(W)x21(H)mm
  重量 :28g
・100M,200M,400MBpsの転送速度
データシート

小売販売終了(受注生産可能)

販売構成
・リピータ本体
・回路図
・実装図
・部品表

ML Rep_P2
IEEE1394-1995評価キット
ML-I
・IEEE1394-1995対応
・100M,200MBpsの転送速度
・ISA/PC104インタフェース装備
開発・販売完了
IEEE1394.a評価キット
ML-II+
・IEEE1394-1995,IEEE1394.a対応
・100M,200M,400Mの転送速度
・LINKチップにTI社TSB41LV32を使用
・PHYチップにTI社TSB21LV03Aを使用
・LINKチップバイパスによるLINK-IP評価可能
・Isochronousデータ用に大規模DPRAM実装
・PCI/PC104インタフェース装備
・Isochronousデータ外部インタフェースコネクタ実装可能
・DCDCコンバータ使用によるアイソレーションサポート
・Xilinx社 Virtex XCV800BG562-4を実装
販売完了
ML-U+
メール アイコン
メール
トップアイコン
トップ